A 2GHz CMOS DCO with optimized architecture for high speed clocking - Université Pierre et Marie Curie Accéder directement au contenu
Communication Dans Un Congrès Année : 2011
Fichier non déposé

Dates et versions

hal-00631096 , version 1 (11-10-2011)

Identifiants

  • HAL Id : hal-00631096 , version 1

Citer

Eldar Zianbetov, Mohammad Javidan, François Anceau, Dimitri Galayko, Eric Colinet, et al.. A 2GHz CMOS DCO with optimized architecture for high speed clocking. International Symposium on Circuits and Systems (ISCAS'11), May 2011, Rio de Janeiro, Brazil. pp.2845-2848. ⟨hal-00631096⟩
176 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More